相关文章

TI推出双通道16位ADC与时钟抖动清除器

ADC 提供最高动态性能,可最大限度提高接收器灵敏度

北京2012 年 11月 2 日电 /美通社/ -- 日前, (TI) 宣布推出两款支持数据转换器 JEDEC JESD204B 串行接口标准的器件,其中 ADS42JB69是业界首款采用 JESD204B 接口、支持250 MSPS 最高速度的双通道 16 位模数转换器 (ADC),LMK04828是业界最高性能的时钟抖动清除器,也是首款支持 JESD204B 时钟的器件。二者相结合,可为高速系统实现卓越的系统级性能。针对需要传统并行接口的设计,TI 还推出了业界最快速度并支持 LVDS 接口的 250 MSPS 双通道16位 ADC ADS42LB69。

如欲了解更多详情或申请样片,敬请访问:。

JESD204B 是业界标准串行通信链路,可简化数据转换器同 FPGA、DSP 以及 ASIC 等其它器件之间的数字数据接口。该标准可减少器件之间的布局布线由,从而大幅降低无线通信、测量测试以及国防航空等应用的输入/输出与板级空间需求。

ADS42JB69 可最大限度提高系统设计灵活性,是唯一一款整合所有3种 JESD204B 子类(0、1与2)的16位 ADC,可实现数据转换器之间的多器件同步。ADS42JB69 还支持面向确定性时延的最新 JESD204B 标准,无论是否使用外部定时信号,均可实现固定传输延迟。该器件还与现有 JESD204A 标准兼容。

与 的主要特性与优势

16位 与 相结合,可为系统设计人员提供一种即可使 JESD204B串行接口符合更少材料清单 (BOM) 成本要求,又能确保无与伦比高性能的便捷途径。LMK04828 不但支持超低抖动及相位噪声,同时还可生成实现多器件同步所需的 JESD204B 子类1系统定时参考信号 (SYSREF)。

的主要特性与优势

EVM 不但可连接 实现数据分析,而且还可连接 Altera 与 Xilinx 的 FPGA 开发平台。此外, 与 的 IBIS 模型还可用来验证电路板信号完整性需求。

评估板现已开始提供。与 软件可实现定时解决方案的产品选择、设计与仿真。

TI E2E社区的与论坛可为工程师提供支持,工程师可向 TI 专家咨询问题。

供货情况与封装

采用9毫米×9毫米 QFN 封装的16位 (JESD204B) 及 (LVDS) 与14位 (JESD204B) 及 (LVDS) 均已开始提供样片。ADS42JB69与 ADS42LB69以及 ADS42JB49与 ADS42LB49将于2013年第3季度投入量产。

采用9毫米×9毫米 QFN 封装的 现已开始提供样片,并将于2013年第1季度供货。对于需要 VCO(工作频率在1.9 GHz 或2.5 GHz 下)的系统,将于2013年第1季度早期时候提供样片,并将于该季度末投入量产。

通过以下链接了解有关 TI 与产品系列的更多详情:

商标

TI E2E 是德州仪器的商标。所有其它商标与注册商标均归其各自所有者所有。

关于德州仪器公司

德州仪器 (TI) 半导体创新技术为未来世界开启无限可能。携手全球90,000家客户,TI 致力打造更智能、更安全、更环保、更健康以及更精彩的生活。TI 把构建美好未来的承诺付诸于日常言行的点滴,从高度负责地生产半导体产品,到关爱员工、回馈社会。这一切仅是 TI 实践承诺的开始。

TI 在纳斯达克证交所上市交易,交易代码为 TXN。

更多详情,敬请查阅 。

TI 半导体产品信息中心免费热线电话:800-820-8682。